久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 新品快遞 > Microchip重新定義可編程邏輯,實現更簡便且更智能的全集成設計

Microchip重新定義可編程邏輯,實現更簡便且更智能的全集成設計

—— Microchip基于CLB的PIC?單片機在單一器件中結合了可編程邏輯與嵌入式控制,有助于降低延遲、成本和設計復雜度
作者: 時間:2026-04-23 來源: 收藏

對于為電機控制、及汽車安全應用開發時序關鍵型系統的工程師,常常面臨信號延遲與軟件執行不可預測的難題。為應對這些挑戰而又不能因采用多芯片設計而增加成本與復雜度, Technology Inc.(微芯科技公司)擴展了基于可配置邏輯單元(CLB)的單片機(MCU)產品系列。PIC16F13276與 PIC18-Q35系列將類似于復雜可編程邏輯器件(CPLD)的可編程邏輯功能與單片機集成在單顆低功耗器件中。

fc9d4549-c60a-4ef1-81da-ed916f1a5263.png

可配置邏輯單元(CLB)支持用戶在專用硬件中實現邏輯功能,而非依賴軟件執行,從而簡化多任務處理。相比純軟件單片機方案或分立CPLD加單片機架構,該設計可降低功耗、提升系統行為可預測性并提高處理吞吐量。全新產品系列支持上電或復位時自動加載CLB配置,使邏輯單元獨立于CPU完成初始化,滿足功能安全、工業及汽車系統對穩定啟動行為的要求。

PIC16F13276系列擁有32個邏輯單元,PIC18-Q35系列擁有128個邏輯單元,支持工程師在單芯片上實現并行、確定性邏輯與協同運行。這種集成方案可替代分立CPLD與單片機組合設計,減少物料清單(BOM)、節省電路板空間,并降低系統整體成本與復雜度。

負責單片機業務部的公司副總裁Greg Robinson表示:“我們的新產品開發并非為了追趕競品,而是高效解決實際設計難題。通過在低功耗、高性價比的單片機上實現類CPLD功能,這兩個系列為工程師提供了在設計中輕松集成可編程邏輯的便捷途徑?!?/p>

該系列器件與現有的PIC16和PIC18設計引腳兼容,客戶無需全面重新設計系統即可部署硬件級邏輯功能。此外,編程調試接口禁用(PDID)功能可提供防篡改保護,有助于保護設計免受未經授權的訪問與惡意篡改。

憑借硬件級時序路徑,Microchip CLB解決了基于軟件系統的時序挑戰。CLB時序分析工具可幫助設計人員在設計早期識別信號延遲、關鍵路徑與潛在時序風險,提前驗證時序問題有助于縮短調試周期。如需更進一步了解Microchip 支持CLB的單片機系列產品,請訪問Microchip官網。


開發工具

Microchip增強型CLB配置工具現已支持Microsoft? Visual Studio? Code(VS Code?)平臺,憑借直觀的拖拽式圖形界面加速邏輯開發。集成式CLB合成器將邏輯設計與前置時序分析、仿真及硬件調試能力相結合,開發人員無需編寫HDL代碼或手動配置寄存器,即可驗證功能、觀測實時運行狀態并確認精準時序。PIC16F13276與PIC18-Q35單片機同時獲得Microchip全面開發生態系統支持,包括MPLAB? X集成開發環境(IDE)與MPLAB代碼配置器(MCC)。PIC18F56Q35 Curiosity Nano(EV55P36A)與 PIC16F13276 Curiosity Nano(EV18Z11A)評估工具包提供高性價比、即用型硬件平臺,支持完整編程與調試功能,便于快速原型開發與方案評估。



評論


相關推薦

技術專區

關閉