nano ip 文章 最新資訊
無防護構建AI:半導體生態(tài)直面標準分裂、IP泄露與運行時保障危機
- 人工智能正以遠超監(jiān)管規(guī)則的速度滲透整個半導體生態(tài),IP 盜竊、安全漏洞風險急劇上升,且缺乏有效防范手段。從嵌入 EDA 流程的基礎模型,到影響設計、驗證與物理實現(xiàn)的智能體系統(tǒng),AI 正在重塑芯片開發(fā)方式與風險引入路徑。盡管業(yè)界普遍認同 AI 治理的必要性,但現(xiàn)有舉措碎片化、解讀不統(tǒng)一、重意圖而輕可衡量結果。簡單說:當前治理嚴重不足,傳統(tǒng)監(jiān)管方式已落后,且難以追上創(chuàng)新步伐。一、AI 治理:缺失的 “護欄”Dana Neustadter(新思科技):“AI 治理需要指導原則、法規(guī)、政策與框架流程,引導負責任的
- 關鍵字: 無防護 構建 AI 半導體生態(tài) 標準分裂 IP 泄露 運行時保障危機
突破工藝邊界,奎芯科技LPDDR5X IP硅驗證通過,速率達9600Mbps
- 近日,奎芯科技自主研發(fā)的LPDDR5X PHY IP在8nm工藝上順利完成流片驗證。實測不僅穩(wěn)定達到9600Mbps速率,更超頻跑通10.8Gbps,展現(xiàn)出在先進工藝節(jié)點上挑戰(zhàn)極致帶寬的非凡能力,為高性能計算、AI邊緣計算等場景提供了高性價比的內存接口方案。滿血性能:從標準到巔峰的跨越2-rank DRAM測試子板掛載方案本次流片驗證采用了掛載2-rank DRAM測試子板的方案,全面覆蓋了從低速到極速的工作場景。滿血達標:該IP在1000Mbps至9600Mbps的速率范圍內實現(xiàn)了DLL的精準鎖定。極致
- 關鍵字: 奎芯科技 LPDDR5X IP 硅驗證 9600Mbps
SiFive獲新一輪融資,全力進軍數(shù)據(jù)中心CPU IP市場
- SiFive 完成超額認購的 G 輪融資,募資 4 億美元,由 Atreides Management 領投,英偉達參投,正式加速進軍數(shù)據(jù)中心 CPU IP 領域。本輪融資后,這家總部位于圣克拉拉的公司估值達36.5 億美元。據(jù)路透社報道,CEO 帕特里克?利特爾表示,本輪融資有望成為其 IPO 前最后一輪私募融資。融資用途與數(shù)據(jù)中心戰(zhàn)略SiFive 表示,新資金將用于三大方向:加速下一代高性能數(shù)據(jù)中心架構研發(fā)擴大工程團隊深化其 CPU 平臺的軟件棧建設具體投入領域包括:高性能標量、向量、矩陣 RISC-
- 關鍵字: SiFive 數(shù)據(jù)中心 CPU IP
當平臺提供商變成競爭對手:Arm 的芯片戰(zhàn)略如何重構行業(yè)利益格局
- 我供職于一家 RISC?V IP 公司晶心科技(Andes),但我真心為 Arm 加油 —— 可能比我這個職位的大多數(shù)人愿意承認的還要多。不是因為我搞不清誰和誰競爭,而是因為對 Arm 股東最有利的一步,恰恰也是迄今為止給 RISC?V 帶來最大東風的一步。這本質上不是一個 “Arm 對決 RISC?V” 的故事,而是一個平臺經(jīng)濟學的故事:當中立的平臺提供商開始與它賦能的客戶正面競爭時,會發(fā)生什么。一、向價值鏈上游攀登 —— 這在商業(yè)上完全合理縱觀歷史,Arm 一直在穩(wěn)步向價值鏈上游走:從 CPU IP,
- 關鍵字: 晶心科技 IP RISC?V Arm
SmartDV展示AI & HPC連接與存儲IP解決方案,以解鎖下一代算力芯片和節(jié)點的“速度密碼”
- 在AI大模型、超算集群和云原生數(shù)據(jù)中心蓬勃發(fā)展的今天,芯片內部和節(jié)點中的“數(shù)據(jù)高速公路”和“存儲中樞”正成為制約處理器算力釋放和節(jié)點整體性能的核心瓶頸。SmartDV作為領先的半導體知識產(chǎn)權(設計IP)與驗證IP(VIP)解決方案提供商,正以其全面的高速接口、內存控制器與互連IP產(chǎn)品,為各類AI處理器、加速器和系統(tǒng)級芯片(SoC),高性能計算(HPC) 及數(shù)據(jù)中心處理器注入“超高速、低延遲、可擴展”的設計基因。3月10日至12日,SmartDV在于德國紐倫堡展覽中心舉辦的2026年嵌入式世界展(Embed
- 關鍵字: SmartDV 連接與存儲 IP 算力芯片
引領VPU IP新標桿,安謀科技Arm China發(fā)布新一代“玲瓏”核芯
- 1 VPU向高效、高質、低延遲發(fā)展隨著AI技術的爆發(fā),帶來了視頻分辨率和數(shù)據(jù)量的不斷攀升,專用于視頻編解碼處理的VPU應運而生,成為各類視頻應用的“超級工匠”。如今,VPU已成為支撐云、邊、端等關鍵場景的核心算力單元,是半導體和AI算力賽道的重要組成部分?。VPU主要由兩大類芯片/硬件模塊構成:一類是VPU芯片;另一種是嵌入在各種SoC、處理器、控制器等芯片/硬件模塊中的VPU引擎。但是萬變不離其宗,都離不開強大的VPU IP核芯。目前VPU、VPU IP的發(fā)展趨勢是什么?答案是:在云、邊、端場景中AI無
- 關鍵字: VPU VPU IP 安謀科技Arm China 安謀
人工智能系統(tǒng)亟待跨越的下一道難關
- 人工智能的發(fā)展之路并非一帆風順。媒體與華爾街對人工智能行業(yè)情緒的任何細微變化,都會表現(xiàn)出極端且劇烈的反應。狄更斯早已預見這般光景:“那是最美好的時代,那是最糟糕的時代;那是智慧的年頭,那是愚昧的年頭;那是信仰的時期,那是懷疑的時期;那是光明的季節(jié),那是黑暗的季節(jié);那是希望的春天,那是失望的冬天。” 在這些喧囂的頭條背后,人工智能推理的規(guī)模化發(fā)展正面臨一個關鍵難題:芯片的理論峰值性能與系統(tǒng)廠商能實際保障的性能之間,差距正不斷擴大。這一差距對算力的功耗需求和系統(tǒng)安全性,都產(chǎn)生了重大影響。這一性能差距究竟從何而
- 關鍵字: 人工智能 IP Arteris
Ceva新一代UWB IP具有更遠的傳輸距離和更高的吞吐量
- Ceva-Waves UWB 是業(yè)界率先符合 IEEE 802.15.4ab 標準的 UWB IP 協(xié)議,可提供高達 30 倍的擴展測距和 4 倍的數(shù)據(jù)傳輸速率,適用于安全訪問、定位、雷達和先進數(shù)據(jù)應用. 超寬帶 (UWB) 技術正從基于近距離的數(shù)字密鑰和跟蹤器擴展到更遠距離的定位、雷達傳感和高性能數(shù)據(jù)應用。為了應對這一轉變,領先的智能邊緣芯片和軟件 IP 授權商 Ceva 公司(納斯達克股票代碼:CEVA)宣布推出其新一代 Ceva-Waves? UWB IP,這是業(yè)界率先符合 IEEE 80
- 關鍵字: Ceva UWB IP 傳輸距離 吞吐量
Ceva推出PentaG-NTN 5G高級調制解調器IP
- 基于 Ceva 第三代 PentaG 平臺的PentaG-NTN加速了衛(wèi)星網(wǎng)絡和蜂窩網(wǎng)絡的融合 隨著衛(wèi)星連接迅速成為5G網(wǎng)絡最具戰(zhàn)略意義和顛覆性的擴展,領先的智能邊緣芯片和軟件IP授權商Ceva公司(納斯達克股票代碼:CEVA)今日宣布推出PentaG-NTN?,這款新型5G-NTN(非地面網(wǎng)絡)調制解調器IP子系統(tǒng)專為支持低地球軌道(LEO)和中地球軌道(MEO)星座的衛(wèi)星用戶終端而設計。PentaG-NTN旨在加速基于標準的衛(wèi)星連接的部署,使衛(wèi)星運營商、衛(wèi)星星座開發(fā)商和終端創(chuàng)新者能夠更快地將
- 關鍵字: Ceva PentaG-NTN 5G 高級調制解調器 IP
打通芯粒互操作性的壁壘
- 向多芯粒(Chiplet)集成轉型既充滿前景,也帶來了復雜性。可擴展的互連技術與自動化工具,正成為支撐未來設計的關鍵要素。芯粒已成為下一代系統(tǒng)架構討論中的核心主題。當前行業(yè)描繪的愿景是:設計團隊能夠選用不同來源的裸芯,通過標準化接口與簡化流程,搭建多芯粒系統(tǒng)。業(yè)界常將其類比為現(xiàn)成 IP 組件,期望芯粒能像無源器件甚至單片機一樣,易于使用且具備互操作性。然而,這一愿景雖極具吸引力,卻與現(xiàn)實仍有很大差距。芯粒集成的現(xiàn)狀芯粒通常分為兩類架構:同構橫向擴展與異構解耦。同構設計在一個封裝內使用多個相同裸芯以提升性能
- 關鍵字: 芯粒 互操作性 Arteris IP Chiplet NoC
Ceva Wi-Fi 6和藍牙IP為瑞薩電子首款面向物聯(lián)網(wǎng)和智能家居的組合式MCU提供支持
- 物聯(lián)網(wǎng)和智能家居市場的爆炸式增長推動了對高度集成、高能效連接解決方案的需求,這些解決方案能夠簡化設計并加快產(chǎn)品上市速度。為了滿足這一需求,領先的智能邊緣芯片和軟件IP授權商Ceva公司近日布,瑞薩電子株式會社 (Renesas Electronics Corporation) 已將Ceva-Waves Wi-Fi 6和低功耗藍牙IP集成到其新推出的RA6W1和RA6W2組合式微控制器(MCU)中,為智能家居、工業(yè)和消費電子設備提供強大的無線性能。瑞薩電子的 RA6W1 雙頻 Wi-Fi 6 MCU 和 R
- 關鍵字: Ceva Wi-Fi 6 IP 藍牙IP 瑞薩 組合式MCU
芯原增強版ISP8200-FS系列IP獲ASIL B功能安全認證
- 芯原股份(芯原)近日宣布其ISP8200-FS系列圖像信號處理器(ISP)IP的最新增強版本,包括ISP8200-ES和ISP8200L-ES,已實現(xiàn)性能和能效方面的全面提升,可更好地支持復雜的車載攝像頭系統(tǒng)。這些增強版IP已成功獲得國際檢驗認證機構TüV NORD頒發(fā)的ISO 26262 ASIL B功能安全認證,充分驗證了其在高級駕駛輔助系統(tǒng)(ADAS)及自動駕駛應用中的適用性與可靠性。ISP8200-FS系列IP的最新增強版本最高運行頻率可達1.2GHz,并支持多達16路圖像傳感器數(shù)據(jù)處理。該系列I
- 關鍵字: 芯原 圖像信號處理器IP ISP IP
Imagination發(fā)布的DXTP GPU IP
- 一、產(chǎn)品概述與性能躍遷Imagination Technologies(以下簡稱"Imagination")推出了其最新GPU IP產(chǎn)品——Imagination DXTP,專為智能手機和其他功耗受限、但仍致力于為用戶提供卓越游戲體驗和最新生成式人工智能體驗的設備打造。基于先進圖形和計算加速技術,DXTP在性能和能效方面實現(xiàn)了重大突破,成為智能手機、平板電腦、筆記本電腦以及非安全關鍵型汽車應用等場景的理想選擇。通過一系列微架構改進,與前代產(chǎn)品IMG DXT GPU相
- 關鍵字: Imagination DXTP GPU IP
芯原微電子ISP9000系列圖像信號處理器(ISP)IP
- 一、產(chǎn)品概述中國上海芯原發(fā)布其ISP9000系列圖像信號處理器(ISP)IP——面向日益增長的智能視覺應用需求而打造的新一代AI ISP解決方案。ISP9000采用靈活的AI優(yōu)化架構,提供卓越的圖像質量,具備低延遲的多傳感器管理能力,并與AI深度融合,是智能機器、監(jiān)控攝像頭和AI PC等應用的理想之選。二、產(chǎn)品優(yōu)勢憑借AI加持的ISP功能,芯原的ISP9000系列IP能夠實現(xiàn)卓越的圖像質量。其集成了先進的AI降噪(AI NR)算法,結合多尺度2D和3D噪聲抑制及YUV域色度噪聲抑制(CNR),形成了多域降
- 關鍵字: 芯原微電子 ISP9000系列 圖像信號處理器 (ISP)IP
nano ip介紹
您好,目前還沒有人創(chuàng)建詞條nano ip!
歡迎您創(chuàng)建該詞條,闡述對nano ip的理解,并與今后在此搜索nano ip的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對nano ip的理解,并與今后在此搜索nano ip的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司




