SmartDV展示AI & HPC連接與存儲IP解決方案,以解鎖下一代算力芯片和節點的“速度密碼”
在AI大模型、超算集群和云原生數據中心蓬勃發展的今天,芯片內部和節點中的“數據高速公路”和“存儲中樞”正成為制約處理器算力釋放和節點整體性能的核心瓶頸。SmartDV作為領先的半導體知識產權(設計IP)與驗證IP(VIP)解決方案提供商,正以其全面的高速接口、內存控制器與互連IP產品,為各類AI處理器、加速器和系統級芯片(SoC),高性能計算(HPC) 及數據中心處理器注入“超高速、低延遲、可擴展”的設計基因。
3月10日至12日,SmartDV在于德國紐倫堡展覽中心舉辦的2026年嵌入式世界展(Embedded World 2026,簡稱EW26)上,以“全棧IP解決方案提供商”的定位展示了汽車IP、AI與高性能計算(AI & HPC)、邊緣和連接(Edge & Connectivity)三大核心IP解決方案。上一篇介紹了汽車IP解決方案。
本篇則聚焦SmartDV的AI與高性能計算(AI & HPC)全面IP解決方案,深度剖析其如何以高帶寬、低延遲和低功耗的極致特性,助力芯片性能實現指數級提升。SmartDV提供專為下一代人工智能加速器、數據中心處理器和高性能計算的處理器和系統級芯片(SoC)而打造的全面的高速互連和存儲控制器IP產品組合。SmartDV的IP可實現卓越的帶寬、超低延遲和多芯片可擴展性,從而力助客戶縮短產品設計周期,實現最佳的芯片性能、功耗和面積(PPA),最終以最優的總體成本實現卓越的系統性能。
完整互聯與控制IP覆蓋:高速接口與互聯、內存控制器及數據通路IP
SmartDV的IP產品覆蓋多類關鍵接口與控制器,各項技術指標表現出色:
IP產品 | 核心技術亮點 |
AXI/ACE/CHI | 支持一致性緩存的片上互連,實現高帶寬數據訪問 |
CXL 2.0/3.1 | 一致性CPU-GPU互連,CXLio/內存/緩存功能,最高支持PCIe 6.0協議 |
DDR4/5、LPDDR5x/6 | 速率高達8533 MT/s,支持ECC校驗、訓練及功耗管理 |
DMA | 多通道數據移動器,適配多樣化工作負載 |
以太網(Ethernet) | 高速互連能力,最高800G,支持PCS/PMA/MA層、TSN與FEC技術 |
HBM2E/HBM3/3E | 3D堆疊內存帶寬達9.2 Gbps/引腳,支持1024位總線與ECC校驗 |
JESD204C/204D | 轉換器接口最高32通道/線路,實現確定性延遲 |
PCIe 5/6 | 速率高達128 GT/s,支持PAM4信令(signaling)、SR-IOV與MR-IOV虛擬化技術 |
UCIe 3.0 | D2D接口速率達64 GT/s,支持芯片級可擴展性與多協議互通 |
USB 3.2/USB4 | 帶寬最高80 Gbps,集成鏈路與PHY層設計 |
六大核心優勢力助AI產業因需而變
當前,AI技術和產業自身正在高速演進和演變,業界不僅迎來了自動駕駛、物理AI和邊緣AI等全新的應用場景和交互范式,而且從智算中心到邊緣計算都面臨著進一步降低算力成本、功耗和錯誤率的巨大壓力,從而給AI芯片和節點設計帶來了新的挑戰。而SmartDV憑借AI & HPC全面IP解決方案,致力于在以下六個方面支持芯片設計團隊更好地實現性能和成本目標。
1. 匯聚成熟的技術和團隊:SmartDV將已廣受AI加速器、HPC集群與云基礎設施領域內的全球領導性企業信賴的技術結合在一起,成為芯片設計團隊的一站式提供商和技術合作伙伴。
2. 全面的產品組合:覆蓋互連、存儲、芯片級集成IP全棧產品,使芯片集成設計的工作量大大降低。
3. 性能與可靠性:專門針對低延遲、高帶寬場景深度優化。
4. 滿足最新技術標準和規范:基于最新的UCIe 3.0、CXL 3.1與PCIe 6.0協議規范打造,緊跟行業技術迭代節奏。
5. 易集成特性:可配置、經過驗證的IP,使這些產品本身亦可實現快速部署。
6. 全球化技術支持:從設計階段到落地部署,為客戶提供響應迅速的全流程技術服務。
從AI大模型的訓練集群到數據中心的高效運維,從面向科研的高性能計算到實現萬物智聯的邊緣計算,算力的競爭也離不開數據傳輸效率的競爭。SmartDV的AI& HPC解決方案并非簡單的單一IP集合,而是一套建立在設計IP、驗證IP與模擬IP(系列PHY)堅實底座之上的全棧技術體系,從而使得SmartDV能夠從邏輯層、物理層到驗證層全方位賦能AI & HPC芯片設計,真正實現“可快速落地、可高度信賴、可即刻量產”的全棧交付。





評論