久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > ARM系列微處理器簡介之:ARM體系結構的命名規則

ARM系列微處理器簡介之:ARM體系結構的命名規則

作者: 時間:2013-09-13 來源:網絡 收藏

1.2體系結構的命名規則

體系結構是CPU產品所使用的一種體系結構,公司開發了一套擁有知識產權的RISC體系結構的指令集。每個ARM處理器都有一個特定的指令集架構,而一個特定的指令集架構又可以由多種處理器實現。

本文引用地址:http://www.cqxgywz.com/article/257098.htm

特定的指令集架構隨著嵌入式市場的發展而發展。由于所有產品均采用一個通用的軟件體系,所以相同的軟件可在所有產品中運行(理論上如此)。

ARM產品通常以ARM【x】【y】【z】【T】【D】【M】【I】【E】【J】【F】【-S】形式出現。表1.1顯示了ARM體系結構的命名規則中這些后綴的具體含義。

表1.1 ARM體系結構的命名規則

后綴變量

含義

x

系列,號如ARM7、ARM9

y

存儲管理/保護單元

z

Cache

T

Thumb16位譯碼器

D

JTAG調試器

M

快速乘法器

I

嵌入式跟蹤宏單元

E

增強指令(基于TDMI)

J

Jazelle加速

F

向量浮點單元

S

可綜合版本

另外,還有一些附加的要點:

①ARM7TDMI之后的所有ARM內核,即使“ARM”標志后沒有包含“TDMI”字符,也都默認包含了TDMI的功能特性;

②JTAG是由IEEE1149.1標準測試訪問端口和邊界掃描結構來描述的,它是ARM用來發送和接收處理器內核與測試儀器之間調試信息的一系列協議;

③嵌入式ICE宏單元是建立在處理器內部用來設置斷點和觀察點的調試硬件;

④可綜合,意味著處理器內核是以源代碼形式提供的。這種源代碼形式可被編譯成一種易于EDA工具使用的形式。



關鍵詞: 微處理器 ARM

評論


相關推薦

技術專區

關閉