久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于SST串行閃存小體積的數據采集系統的設計與實現

基于SST串行閃存小體積的數據采集系統的設計與實現

作者: 時間:2009-12-14 來源:網絡 收藏


0 引 言
在現代電子測量、儀器儀表、生物醫學等領域中,經常涉及到現場采集模擬信號的工作,在某種情況下由于空間的限制,要求采集電路的要非常小。傳統的數據采集電路大多采用并行的閃存,比較大,不能滿足要求,而由于其引腳數量少、封裝小,并且容量容易擴展,可以滿足數據存儲要求。所以,研究在存儲系統中的應用很有意義。

本文引用地址:http://www.cqxgywz.com/article/191852.htm


1 存儲器的原理
本系統所使用的存儲介質25VF03-2B,其容量為4M×8 b,共8個管腳,分別為片選使能(CS)、串行時鐘(CLK)、串行數據輸入(SI)、串行數據輸出(SO)、寫保護(WP)、允許器件停止工作(HOLD)、電源(VCC)、地(GND)。該芯片有2種數據寫入的模式;字節編程模式(Byte-Program)和字編程模式(AAI-Word-Program),在AAI模式下只需在第一次發送ADH命令時發送首地址,在存儲下一組數據時只需發送ADH命令,不必發送地址,地址回以2個字節的增量自動增加,當閃存存滿數據,即地址增加到最大值后,會自動跳出AAI模式,停止編程。
閃存的讀數時序,計算機只需發送片選閃存、發送時鐘、03H命令、讀數的首地址,數據就會從閃存讀到SO口上,然后再讀入計算機,存入硬盤,讀數的長度由計算機控制,在讀完4M×8 b數據后,置位CE,則停止讀數,否則繼續返回首地址重新讀數。
閃存的擦除分為2種模式:一種是塊擦除,另一種為片擦除,由于本系統是每次在閃存存滿數據后才開始讀數、擦除的,所以采用片擦除模式。


2 總體的設計
電路把外界輸入的模擬信號經過模擬調理電路轉換成適合A/D轉換器的輸入信號。A/D轉換器將輸入的模擬信號轉換成離散的數字信號。CPLD控制觸發模式,A/D和閃存,使A/D轉化的數據存入閃存,閃存存滿后,CPLD控制電路是電路處于低功耗的狀態,然后通過計算機讀取閃存的數據和擦除閃存。具體的框圖如圖1所示。


上一頁 1 2 下一頁

評論


相關推薦

技術專區

關閉