久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 電源與新能源 > 設計應用 > 基于Cadence_Allegro的高速PCB設計信號完整性分析與仿真

基于Cadence_Allegro的高速PCB設計信號完整性分析與仿真

作者: 時間:2011-06-29 來源:網絡 收藏

2.3 對AD數據
對ADC通道A第0位的SI如圖5所示。

本文引用地址:http://www.cqxgywz.com/article/178953.htm

b.JPG


如圖6所示,采用端接電阻后數據波形質量明顯提升,端接能有效解決阻抗不匹配所引起的反射問題。

h.jpg



3 結語
軟件中的Specctraquest和Sigxp組件工具,為提供了強有力的支撐,包括仿真模型驗證、拓撲、布線前與布線后仿真、約束條件的設置、布局布線等硬件環節,通過仿真結果可促使者較好地把握問題,優化,提高設計的一次成功率,較好地應對設計所面臨的挑戰。


上一頁 1 2 3 4 下一頁

評論


相關推薦

技術專區

關閉