rf-fpga 文章 最新資訊
具有多個電壓軌的FPGA和DSP電源設(shè)計(jì)實(shí)例(一)
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: DSP 電源設(shè)計(jì) FPGA
基于FPGA的二值圖像連通域標(biāo)記快速算法實(shí)現(xiàn)
- 摘 要:針對高速圖像目標(biāo)實(shí)時識別和跟蹤任務(wù),需要利用系統(tǒng)中有限的硬件資源實(shí)現(xiàn)高速、準(zhǔn)確的二值圖像連通域標(biāo)記,提出了一種適合FPGA實(shí)現(xiàn)的二值圖像連通域標(biāo)記快速算法。算法以快捷、有效的方式識別、并記錄區(qū)域間復(fù)雜的連通關(guān)系。與傳統(tǒng)的二值圖像標(biāo)記算法相比,該算法具有運(yùn)算簡單性、規(guī)則性和可擴(kuò)展性的特點(diǎn)。利用FPGA實(shí)現(xiàn)該算法時,能夠準(zhǔn)確有效的識別出圖像中復(fù)雜的連通關(guān)系,產(chǎn)生正確的標(biāo)記結(jié)果。在100MHz工作時鐘下,處理384
- 關(guān)鍵字: FPGA 單片機(jī) 二值圖像連通域標(biāo)記 嵌入式系統(tǒng)
基于FPGA的高速可變周期脈沖發(fā)生器的設(shè)計(jì)
- 1 引 言 要求改變脈沖周期和輸出脈沖個數(shù)的脈沖輸出電路模塊在許多工業(yè)領(lǐng)域都有運(yùn)用。采用數(shù)字器件設(shè)計(jì)周期和輸出個數(shù)可調(diào)節(jié)的脈沖發(fā)生模塊是方便可行的。為了使之具有高速、靈活的優(yōu)點(diǎn),本文采用Atelra公司的可編程芯片F(xiàn)PGA設(shè)計(jì)了一款周期和輸出個數(shù)可變的脈沖發(fā)生器。經(jīng)過板級調(diào)試獲得良好的運(yùn)行效果。 2 總體設(shè)計(jì)思路 脈沖的周期由高電平持續(xù)時間與低電平持續(xù)時間共同構(gòu)成,為了改變周期,采用兩個計(jì)數(shù)器來分別控制高電平持續(xù)時間和低電平持續(xù)時間。計(jì)數(shù)器采用可并行加載初始值的N位減法計(jì)數(shù)器。設(shè)定:當(dāng)要求的高電平
- 關(guān)鍵字: FPGA 單片機(jī) 脈沖發(fā)生器 嵌入式系統(tǒng)
FPGA所需的電源供應(yīng):深入分析
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: 美國國家半導(dǎo)體公司 FPGA DC/DC
美國模擬器件公司推出新的RF/IF放大器
- 美國模擬器件公司,推出12款最新的覆蓋全部射頻(RF)信號鏈的RF放大器系列產(chǎn)品,從而擴(kuò)展了ADI公司RF解決方案在業(yè)界的領(lǐng)軍地位。這些最新產(chǎn)品與ADI公司業(yè)界一流的功率檢測器、調(diào)制器、解調(diào)器、混頻器和頻率合成器產(chǎn)品相結(jié)合,允許設(shè)計(jì)工程師利用ADI公司的高性能集成電路(IC)實(shí)現(xiàn)完整的信號鏈解決方案,從而簡化設(shè)計(jì)過程、提高供應(yīng)鏈效率并且縮短產(chǎn)品面市時間。這些最新的RF放大器是為寬帶應(yīng)用和窄帶應(yīng)用專門設(shè)計(jì)的 。當(dāng)這些放大器與ADI公司的其它RF IC配合使用,能夠設(shè)計(jì)和制造出先進(jìn)的RF體
- 關(guān)鍵字: RF/IF 電源技術(shù) 放大器 美國模擬器 模擬技術(shù) 模擬IC 電源
基于FPGA的IDE硬盤接口卡的實(shí)現(xiàn)
- 引言 本文采用FPGA實(shí)現(xiàn)了IDE硬盤接口協(xié)議。系統(tǒng)提供兩套符合ATA-6規(guī)范的IDE接口,一個與普通IDE硬盤連接,另一個與計(jì)算機(jī)主板上的IDE接口相連。系統(tǒng)采用FPGA實(shí)現(xiàn)接口協(xié)議,完成接口數(shù)據(jù)的截獲、處理(在本文中主要是數(shù)據(jù)加密)和轉(zhuǎn)發(fā),支持PIO和Ultra DMA兩種數(shù)據(jù)傳輸模式。下面重點(diǎn)介紹用FPGA實(shí)現(xiàn)接口協(xié)議的方法。 1 IDE接口協(xié)議簡介 1.1 IDE接口引腳定義 IDE(Integrated Drive Electronics)即“電子集成驅(qū)動器”,又稱為ATA接口。表1列
- 關(guān)鍵字: FPGA IDE硬盤 單片機(jī) 嵌入式系統(tǒng) 存儲器
賽靈思推出新型完整FPGA解決方案
- 賽靈思公司宣布推出支持DDR2 SDRAM接口的低成本Spartan™-3A FPGA開發(fā)套件、支持多種高性能存儲器接口(I/Fs)的Virtex™-5 FPGA 開發(fā)平臺(ML-561) ,以及存儲器接口生成器(MIG)軟件1.7版本。這些完整的解決方案使FPGA用戶能夠快速實(shí)施并驗(yàn)證在不同數(shù)據(jù)速率和總線寬度下的專用存儲器接口設(shè)計(jì),從而加快產(chǎn)品的上市時間。 這些包括器件特性描述、數(shù)據(jù)輸入電路以及存儲器控制器的解決方案,均已在使用了美光科技公司(Micron Techn
- 關(guān)鍵字: FPGA 單片機(jī) 嵌入式系統(tǒng) 賽靈思
賽靈思推出65nm FPGA一周年:VIRTEX-5 FPGA率先實(shí)現(xiàn)量產(chǎn)
- 賽靈思公司日前隆重宣布,其屢獲殊榮的65nm Virtex-5 FPGA系列兩款器件LX50 和 LX50T最先實(shí)現(xiàn)量產(chǎn)。自2006年5月15日推出65nm Virtex-5 FPGA平臺以來,賽靈思目前已向市場發(fā)售了三款平臺(LX、LXT和SXT)的13種器件,它們?yōu)榭蛻籼峁┝藷o需任何折衷的業(yè)界最高的性能、最低的功耗, 并擁有業(yè)界唯一內(nèi)建的PCI Express®™ 端點(diǎn)和千兆以太網(wǎng)模塊,以及業(yè)界最高的DSP性能。 賽靈思公司高級產(chǎn)品部執(zhí)行副總裁Iain Morris 表示
- 關(guān)鍵字: 65nm FPGA VIRTEX-5 單片機(jī) 嵌入式系統(tǒng) 賽靈思
富士通與捷智為90nm和65nm RF CMOS代工客戶提供全套解決方案
- 富士通微電子(上海)有限公司近日宣布,富士通株式會社、富士通微電子美國公司(FMA)以及捷智技術(shù)公司的全資子公司捷智半導(dǎo)體公司(Jazz)將合作生產(chǎn)用于RF CMOS設(shè)備的片上系統(tǒng)(SoC)產(chǎn)品。根據(jù)各方簽署的協(xié)議備忘錄,此次合作旨在使捷智公司一流的RF及混合信號專業(yè)技術(shù)與富士通處于領(lǐng)先地位的90nm 及65nm生產(chǎn)技術(shù)相結(jié)合,使兩家公司能夠?yàn)镾oC客戶提供高性能的客戶自有工具(COT)代工服務(wù)。此次聯(lián)合將使富士通能夠利用其自身先進(jìn)的90nm 及65nm低漏電LSI生產(chǎn)工藝,提供給捷智高精度的RF模型
- 關(guān)鍵字: 65nm 90nm CMOS RF 代工 富士通 捷智
什么是FPGA?
- 什么是可編程邏輯? 在數(shù)字電子系統(tǒng)領(lǐng)域,存在三種基本的器件類型:存儲器、微處理器和邏輯器件。存儲器用來存儲隨機(jī)信息,如數(shù)據(jù)表或數(shù)據(jù)庫的內(nèi)容。微處理器執(zhí)行軟件指令來完成范圍廣泛的任務(wù),如運(yùn)行字處理程序或視頻游戲。邏輯器件提供特定的功能,包括器件與器件間的接口、數(shù)據(jù)通信、信號處理、數(shù)據(jù)顯示、定時和控制操作、以及系統(tǒng)運(yùn)行所需要的所有其它功能。 固定邏輯與可編程邏輯 邏輯器件可分為兩大類 – 固定邏輯器件和可編程邏輯器件。正如其命名一樣,固定邏輯器件中的電路是永久性的,它們完成一種
- 關(guān)鍵字: FPGA FPGA專題
Zarlink上市RF收發(fā)器SoC面向人體醫(yī)療器件
- 加拿大卓聯(lián)半導(dǎo)體(ZarlinkSemiconductorLimited)上市了面向植入人體的醫(yī)療器件的RF收發(fā)器SoC(系統(tǒng)芯片)“ZL70101”。主要用于心臟起搏器、心臟除顫器、藥泵和生理監(jiān)測儀。配備最高數(shù)據(jù)處理速度為800kbit/秒的MAC(MediaAccessController)。利用MICS(MedicalImplantCommunicationService)使用的402~405MHz頻帶工作。 新產(chǎn)品配備有“wake-up”信號接收器,將睡眠模式下的消耗電流控制
- 關(guān)鍵字: RF Zarlink 收發(fā)器 SoC ASIC 醫(yī)療電子芯片
rf-fpga介紹
您好,目前還沒有人創(chuàng)建詞條rf-fpga!
歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司




