mcu-fpga 文章 最新資訊
基于CPLD器件的單穩(wěn)態(tài)脈沖展寬電路的設(shè)計(jì)
- 在數(shù)字電路設(shè)計(jì)中,當(dāng)需要將一輸入的窄脈沖信號(hào)展寬成具有一定寬度和精度的寬脈沖信號(hào)時(shí),往往很快就想到利...
- 關(guān)鍵字: FPGA CPLD 寬脈沖信號(hào) ISP
利用Virtex-5LXT應(yīng)對(duì)串行背板接口設(shè)計(jì)挑戰(zhàn)
- 采用串行技術(shù)進(jìn)行高端系統(tǒng)設(shè)計(jì)已占很大比例。在《EETimes》雜志最近開展的一次問卷調(diào)查中,有92%的受訪者...
- 關(guān)鍵字: FPGA Virtex-5LXT 嵌入式 串行背板接口
基于VHDL語言的99小時(shí)定時(shí)器設(shè)計(jì)及實(shí)現(xiàn)
- 0引言傳統(tǒng)的定時(shí)器硬件連接比較復(fù)雜,可靠性差,而且計(jì)時(shí)時(shí)間短,難以滿足需要。本設(shè)計(jì)采用可編程芯片...
- 關(guān)鍵字: FPGA VHDL 定時(shí)器 EP1C6Q240C8
嵌入式處理芯片設(shè)計(jì)的新動(dòng)向和新設(shè)計(jì)方式(上)
- 盡管國內(nèi)已有多家公司或科研單位研制出了一些自主版權(quán)的嵌入式微處理器,但是存在著性能、功耗、軟件兼容性、價(jià)格等問題,與國際水平還有較大的差距。根本原因是我們還是采用了傳統(tǒng)、過時(shí)的嵌入式微處理器的設(shè)計(jì)方式和體系結(jié)構(gòu),沒有自己創(chuàng)新的設(shè)計(jì)技術(shù)和體系結(jié)構(gòu)。可以說,剛剛起步的國產(chǎn)嵌入式微處理器芯片的研發(fā)和產(chǎn)業(yè)化工作迫切需要采用全新的嵌入式微處理器的設(shè)計(jì)技術(shù)和體系結(jié)構(gòu)。 嵌入式微處理器的發(fā)展歷程 為了更好的了解嵌入式微處理器的發(fā)展趨勢,簡要了解一下其發(fā)展過程是必要的。嵌入式微處理器誕生于20世紀(jì)70年代
- 關(guān)鍵字: 嵌入式 微處理器 MCU
多功能數(shù)據(jù)采集處理系統(tǒng)實(shí)現(xiàn)
- 介紹了一種基于FPGA和DSP的多功能高速數(shù)據(jù)采集處理系統(tǒng)的設(shè)計(jì),該系統(tǒng)的數(shù)據(jù)采集速度最高可達(dá)到105 Msps ,運(yùn)算能力強(qiáng),通過更改軟件可適用于大部分的高速數(shù)據(jù)處理場合,具有較強(qiáng)的通用性。
- 關(guān)鍵字: 數(shù)據(jù)采集 FPGA DSP 201007
基于FPGA的移位寄存器流水線結(jié)構(gòu)FFT處理器設(shè)計(jì)與實(shí)
- 設(shè)計(jì)實(shí)現(xiàn)了基于FPGA的256點(diǎn)定點(diǎn)FFT處理器。處理器以基-2算法為基礎(chǔ),通過采用高效的兩路輸入移位寄存器流水線結(jié)構(gòu),有效提高了碟形運(yùn)算單元的運(yùn)算效率,減少了寄存器資源的使用,提高了最大工作頻率,增大了數(shù)據(jù)吞吐量,并且使得處理器具有良好的可擴(kuò)展性。詳細(xì)描述了具體設(shè)計(jì)的算法結(jié)構(gòu)和各個(gè)模塊的實(shí)現(xiàn)。設(shè)計(jì)采用Verilog HDL作為硬件描述語言,采用QuartusⅡ設(shè)計(jì)仿真工具進(jìn)行設(shè)計(jì)、綜合和仿真,仿真結(jié)果表明,處理器工作頻率為72 MHz,是一種高效的FFT處理器IP核。
- 關(guān)鍵字: FPGA FFT 移位寄存器 流水線結(jié)構(gòu)
TI技術(shù)研討會(huì)即將開始
- TI為您準(zhǔn)備了一天豐富的研討會(huì)內(nèi)容,提供您: • 一系列的精彩演講,將由TI與合作夥伴的技術(shù)專家以及市場經(jīng)理介紹最新應(yīng)用技術(shù),內(nèi)容涵蓋模擬及嵌入式設(shè)計(jì)方案。 • 一個(gè)技術(shù)演示區(qū),現(xiàn)場將有超過30個(gè)演示攤位,讓您體驗(yàn)最新的技術(shù)與創(chuàng)新。 千萬別錯(cuò)過這個(gè)與業(yè)界專家互動(dòng)的機(jī)會(huì),名額有限,請立即報(bào)名! * 本次研討會(huì)僅針對(duì)在職工程師開放。謝謝配合! TI亞洲技術(shù)研討會(huì)提供超過 30堂技術(shù)與應(yīng)用解決方案演講,五個(gè)產(chǎn)品分會(huì)場包括: • 電源供應(yīng)設(shè)計(jì)
- 關(guān)鍵字: TI MCU DSP
基于FPGA的自適應(yīng)譜線增強(qiáng)系統(tǒng)設(shè)計(jì)
- 在此基于Altera公司的現(xiàn)場可編程門陣列(FPGA)芯片EP2C8F256C6,采用最小均方算法設(shè)計(jì)了自適應(yīng)譜線增強(qiáng)(ALE)處理系統(tǒng)。以FPGA為處理核心,實(shí)現(xiàn)數(shù)據(jù)采樣控制、數(shù)據(jù)延時(shí)控制、LMS核心算法和輸出存儲(chǔ)控制等。充分利用FPGA高速的數(shù)據(jù)處理能力和豐富的片內(nèi)乘法器,設(shè)計(jì)了LMS算法的流水線結(jié)構(gòu),保證整個(gè)系統(tǒng)具有高的數(shù)據(jù)吞吐能力和處理速度。并且通過編寫相應(yīng)的VHDL程序在QuartusⅡ軟件上進(jìn)行仿真,仿真結(jié)果表明該設(shè)計(jì)可以快速、準(zhǔn)確地實(shí)現(xiàn)自適應(yīng)譜線增強(qiáng)。
- 關(guān)鍵字: FPGA 譜線 系統(tǒng)設(shè)計(jì)
一種基于FPGA的自適應(yīng)譜線增強(qiáng)系統(tǒng)的設(shè)計(jì)
- 0引言在信號(hào)采集與處理中,常只關(guān)心具有較窄帶寬和較強(qiáng)周期特征的信號(hào),這時(shí)寬帶噪聲成為必須濾除...
- 關(guān)鍵字: 信號(hào)處理 FPGA ALE 自適應(yīng)濾波
mcu-fpga介紹
您好,目前還沒有人創(chuàng)建詞條mcu-fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司




