久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> mcu-fpga

mcu-fpga 文章 最新資訊

瑞薩推出低功耗RL78/L1C LCD微控制器

  • 2013年9月25日,全球領(lǐng)先的先進(jìn)半導(dǎo)體解決方案供應(yīng)商瑞薩電子株式會社(TSE: 6723)宣布推出40款全新的RL78/L1C MCU,這些新產(chǎn)品將液晶顯示功能、USB功能以及12位模數(shù)轉(zhuǎn)換器集成在一塊芯片上,擴(kuò)展了倍受歡迎的RL78微控制器產(chǎn)品線。
  • 關(guān)鍵字: 瑞薩  LCD  MCU  

誰是業(yè)界速度最快的 Cortex-M 微控制器?

  • 各大廠商Cortex-M0硝煙未散,一場速度的戰(zhàn)爭正在蓄勢待發(fā)。近日NXP推出其最新產(chǎn)品LPC4370,該產(chǎn)品通過其 Cortex-M4 內(nèi)核和集成 ADC 刷新了業(yè)界性能水平記錄, 不僅僅具有微控制器的基本性能,通過配置高級特性和外設(shè),LPC4370可以完成兩個(gè)或更多個(gè)單片機(jī)的工作。
  • 關(guān)鍵字: Cortex-M  速度  微控制器  MCU  

萊迪思推出新的超低密度FPGA

  • 2013年10月22日,萊迪思半導(dǎo)體公司(NASDAQ: LSCC)宣布推出新的超低密度iCE40? FPGA,提供世界上最靈活的單芯片傳感器解決方案,使得新一代環(huán)境感知、超低功耗的移動設(shè)備成為現(xiàn)實(shí)。iCE40 FPGA系列新增加的器件使客戶能夠在一個(gè)更小的空間內(nèi)集成更多的功能。
  • 關(guān)鍵字: 萊迪思  FPGA  傳感器  

美高森美宣布提供低成本IGLOO?2 FPGA評測工具套件

  • 致力于提供幫助功率管理、安全、可靠與高性能半導(dǎo)體技術(shù)產(chǎn)品的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation,紐約納斯達(dá)克交易所代號:MSCC) 宣布提供低成本IGLOO?2 FPGA評測工具套件,為客戶提供PCI? Express (PCIe)兼容外形尺寸評測平臺。
  • 關(guān)鍵字: 美高森美  FPGA  以太網(wǎng)  

STM32再學(xué)習(xí)——時(shí)鐘初始化

  • STM32F系列微處理器,或者說是Cortex-M3內(nèi)核的MCU內(nèi),都集成了一個(gè)叫PLL的東西。PLL就是鎖相回路或鎖相環(huán)(Phase Locked Loop),用來統(tǒng)一整合時(shí)脈訊號,使內(nèi)存能正確的存取資料。PLL用于振蕩器中的反饋技術(shù),將外部的輸入信號與內(nèi)部的振蕩信號同步,鎖相環(huán)路的基本方框圖如下圖所示。一句話,PLL用來控制STM32F的時(shí)鐘頻率的。總而言之,STM32F系列MCU使用了這個(gè)東西,而我們在MCU上電之后,也就要對其正確的初始化,這樣,我們才能得到我們需要的時(shí)鐘配置。
  • 關(guān)鍵字: 微處理器  STM32F  PLL  MCU  時(shí)鐘  

STM32再學(xué)習(xí)——實(shí)時(shí)時(shí)鐘(RTC)

  • RTC,是Real Time Counter的縮寫。在MCU中,其實(shí)是一組連續(xù)計(jì)數(shù)的計(jì)數(shù)器,各個(gè)產(chǎn)品及系列各不相同。因此,在相應(yīng)的軟件配置下,可提供時(shí)鐘日歷的功能。當(dāng)然,修改這個(gè)計(jì)數(shù)器的值也就重新設(shè)置了系統(tǒng)當(dāng)前的時(shí)間和日期。
  • 關(guān)鍵字: RTC  計(jì)數(shù)器  MCU  寄存器  時(shí)鐘日歷  

STM32再學(xué)習(xí)——DMA控制器

  •   DMA這簡單的三字母表示Direct Memory Access,直譯過來就是“直接存儲器存取”,其設(shè)計(jì)目的是提供在外設(shè)和存儲器之間或者存儲器和存儲器之間的高速數(shù)據(jù)傳輸,而無須MCU的干預(yù),從而節(jié)省了MCU寶貴的運(yùn)行時(shí)間,為其它操作提供了充足的時(shí)間。
  • 關(guān)鍵字: STM32  DMA  控制器  MCU  寄存器  

怎樣更快更好地掌握一款單片機(jī)?

  • 近期,各大廠商都已在不斷的推出自家的MCU的,打上一場價(jià)格和性能戰(zhàn)。對于這些新MCU,在價(jià)格和性能上都在不斷驅(qū)使著咱們工程師們?nèi)ナ煜ち私馑唐趯λ鞒鲆粋€(gè)評估并將其用在自己的項(xiàng)目中去。一般來說學(xué)習(xí)一款新的MCU,怎樣能快速入門?通過閱讀一些書籍和個(gè)人平時(shí)的開發(fā)經(jīng)驗(yàn)總結(jié)了以下幾點(diǎn):
  • 關(guān)鍵字: MCU  datasheet  開發(fā)工具  仿真  嵌入式  

低功耗MCU助力智能手表電池壽命大增

  •   延長電池使用壽命是智能手表的首要開發(fā)考量。為達(dá)成此一目標(biāo),設(shè)計(jì)人員須選用在工作/動態(tài)模式下功耗較低,且能同時(shí)維持高性能運(yùn)作的微控制器(MCU),并導(dǎo)入快速喚醒功能,以便讓MCU盡可能處于休眠或閑置模式,進(jìn)一步降低系統(tǒng)總體功耗。   所謂的智能手表該如何定義呢?基本上,智能手表是設(shè)計(jì)成手表外型、可戴式的運(yùn)算裝置,當(dāng)和智慧型手機(jī)無線連結(jié)時(shí),可提供更多的智慧型功能。一般 常見的功能包括了日曆通知、電子郵件或簡訊提示。若是同時(shí)還內(nèi)建感應(yīng)器,如加速度計(jì)或溫度感測器等,智能手表就能夠幫助記錄與監(jiān)控使用者的運(yùn)
  • 關(guān)鍵字: MCU  智能手表  

基于FPGA和虛擬儀器的DDS信號發(fā)生器設(shè)計(jì)

  • 將虛擬儀器技術(shù)同F(xiàn)PGA技術(shù)結(jié)合,設(shè)計(jì)了一個(gè)頻率可控的DDS任意波形信號發(fā)生器。在闡述直接數(shù)字頻率合成技術(shù)的工作原理、電路構(gòu)成的基礎(chǔ)上,分別介紹了上位機(jī)虛擬儀器監(jiān)控面板的功能和結(jié)構(gòu),以及實(shí)現(xiàn)DDS功能的下位機(jī)FPGA器件各模塊化電路的作用。經(jīng)過設(shè)計(jì)和電路測試,輸出波形達(dá)到了技術(shù)要求,工作穩(wěn)定可靠。
  • 關(guān)鍵字: 信號發(fā)生器  設(shè)計(jì)  DDS  儀器  FPGA  虛擬  基于  

基于FPGA和BU-65170的1553B遠(yuǎn)程終端設(shè)計(jì)與實(shí)現(xiàn)

  • 為了滿足載荷與衛(wèi)星進(jìn)行可靠通信的目的,設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA和BU-65170協(xié)議芯片的1553B遠(yuǎn)程終端。自行設(shè)計(jì)了用于控制BU-65170的主控制狀態(tài)機(jī),采用16位零等待緩沖接口模式,使用單消息和雙緩沖模式進(jìn)行消息傳輸。創(chuàng)新性地引入RS 422總線與1553B總線進(jìn)行通信,方便測試過程,結(jié)果直觀可見。采用專用測試板卡Alta ECD54-1553對系統(tǒng)進(jìn)行測試,獲得預(yù)期的可靠結(jié)果。FPGA取代傳統(tǒng)CPU來控制1553B通信并集成數(shù)據(jù)傳輸功能,采用Verilog HDL硬件描述語言有利于軟件移植,縮短
  • 關(guān)鍵字: 終端  設(shè)計(jì)  實(shí)現(xiàn)  遠(yuǎn)程  1553B  FPGA  BU-65170  基于  

基于FPGA的FIR數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn)

  • 簡要介紹了FIR數(shù)字濾波器的結(jié)構(gòu)特點(diǎn)和基本原理,提出基于FPGA和DSP Builder的FIR數(shù)字濾波器的基本設(shè)計(jì)流程和實(shí)現(xiàn)方案。在Mat lab/Simulink環(huán)境下,采用DSP Builder模塊搭建FIR模型,根據(jù)FDATool工具對FIR濾波器進(jìn)行了設(shè)計(jì),然后進(jìn)行系統(tǒng)級仿真和ModelSim功能仿真,其仿真結(jié)果表明其數(shù)字濾波器的濾波效果良好。通過SignalCompiler把模型轉(zhuǎn)換成VHDL語言加入到FPGA的硬件設(shè)計(jì)中,從QuartusⅡ軟件中的虛擬邏輯分析工具SignalTapⅡ中得到數(shù)
  • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  濾波器  數(shù)字  FPGA  FIR  基于  

基于FPGA實(shí)現(xiàn)異步串行通信

  • 為了適應(yīng)全數(shù)字化自動控制更加廣泛的應(yīng)用,采用現(xiàn)場可編程門陣列(FPGA)對異步串行通信控制器(UART)進(jìn)行多模塊的系統(tǒng)設(shè)計(jì)的方法,使串口通信的集成度更高。對UART系統(tǒng)結(jié)構(gòu)進(jìn)行了模塊化分解,可分為三個(gè)模塊:FPGA波特率發(fā)生器控制模塊、FPGA數(shù)據(jù)發(fā)送模塊及數(shù)據(jù)接收模塊。采用Venlog語言描述硬件功能,利用Xilinx公司的FPGA芯片,在Xilinx ISE Design Suite 13. 4環(huán)境下進(jìn)行設(shè)計(jì)、編譯、綜合、下載。采用第三方仿真工具M(jìn)odelSim進(jìn)行模擬仿真。
  • 關(guān)鍵字: 串行  通信  異步  實(shí)現(xiàn)  FPGA  基于  

基于FPGA的實(shí)時(shí)視頻圖像采集與顯示系統(tǒng)的設(shè)計(jì)與實(shí)

  • 主要針對目前視頻圖像處理發(fā)展的現(xiàn)狀,結(jié)合FPGA技術(shù),設(shè)計(jì)了一個(gè)基于FPGA的實(shí)時(shí)視頻圖像采集與顯示系統(tǒng)。系統(tǒng)采用FPGA作為主控芯片,搭栽專用的編碼解碼芯片進(jìn)行圖像的采集與顯示,主要包括解碼芯片的初始化、編碼芯片的初始化、FPGA圖像采集、PLL設(shè)置等幾個(gè)功能模塊。采用FPGA的標(biāo)準(zhǔn)設(shè)計(jì)流程及一些常用技巧來對整個(gè)系統(tǒng)進(jìn)行編程。重點(diǎn)在于利用FPFA開發(fā)平臺對普通相機(jī)輸出的圖像進(jìn)行采集與顯示,最終能在連接的RCA端口顯示屏顯示。
  • 關(guān)鍵字: 顯示系統(tǒng)  設(shè)計(jì)  實(shí)現(xiàn)  采集  圖像  FPGA  實(shí)時(shí)  視頻  基于  

基于FPGA的手持式示波器設(shè)計(jì)

  • 在此設(shè)計(jì)的低成本手持式示波器是以ADC128S022模/數(shù)轉(zhuǎn)換芯片為數(shù)據(jù)采集前端;使用FPGA片內(nèi)雙口內(nèi)建RAM進(jìn)行數(shù)據(jù)存儲、有限狀態(tài)機(jī)實(shí)現(xiàn)示波器的觸發(fā)控制和顯示驅(qū)動;最后再用LCD12864液晶模塊完成終端的低成本圖形顯示。在DE0-Nano FPGA(Altera Cyclone IV)開發(fā)板上的測試結(jié)果表明,所設(shè)計(jì)的手持式示波器可以實(shí)現(xiàn)模擬信號任意電平上升沿或下降沿的觸發(fā)測量;垂直靈敏度和掃描速度調(diào)節(jié)、波形參數(shù)的直接讀出等功能。
  • 關(guān)鍵字: 設(shè)計(jì)  示波器  手持  FPGA  基于  
共10090條 279/673 |‹ « 277 278 279 280 281 282 283 284 285 286 » ›|

mcu-fpga介紹

您好,目前還沒有人創(chuàng)建詞條mcu-fpga!
歡迎您創(chuàng)建該詞條,闡述對mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473