久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+mpu+mcu

fpga+mpu+mcu 文章 最新資訊

新應用推動 便攜產品處理器走向高端與多核

  •   高清媒體播放、網絡瀏覽、游戲等更多應用在便攜電子產品上的出現,對處理器提出了更高的要求,高端、多核成為它的發展趨勢。而為保證產品續航能力,低功耗設計也同時成為廠家競爭的焦點。   在PC的處理器不斷向更高性能和多核演進的同時,移動便攜電子設備的處理器也在迅速向高端和多核發展。推動這一發展的主要動力則是便攜電子設備的多功能和網絡化帶來的對CPU處理能力的更高要求。   新應用要求更高處理能力   便攜產品循著智能化的軌跡,近些年的發展速度可以用日新月異來形容,新應用不斷出現。而傳統的較為低端的處理
  • 關鍵字: 處理器  MCU  便攜電子  

臺積電、聯電明年首季投片量季減7~10%

  •   歐美市場感恩節銷售頗佳,緊接著就是圣誕節到來的消費性需求,晶圓代工業者多認為第4季較上季些微成長,而目前預期2010年第1季全球客戶的投片需求在網通芯片方面包括高通(Qualcomm)、博通 (Broadcom)、Atheros仍維持持續增長力道,而在PC方面2大繪圖芯片業者NVIDIA、超微(AMD)整體投片量則稍弱,臺灣業者則以揚智表現淡季不淡較為突出。   在臺積電方面,2010第1季投片量較2009年第4季約減少7~10%,營收則約衰退5~7%之間,臺積電將于1月舉行法說公布預測展望,不過日
  • 關鍵字: 臺積電  汽車芯片  MCU  

基于FPGA的高速路由查找算法

  • 0 引言
    隨著網絡流量的不斷增加和路由表容量的不斷增大,路由查找已經成為制約因特網的主要瓶頸。盡管采用CIDR技術能產生聚集路由,但路由器的路由表項還是很大,使得路由查找成為高,速路由器的瓶頸。因此,
  • 關鍵字: FPGA  路由  查找算法    

賽靈思同時推出六大領域優化開發套件

  •   全球可編程邏輯解決方案領導廠商賽靈思公司(Xilinx, Inc.)日前宣布,作為公司目標設計平臺最新一步的發展,賽靈思同時推出六大領域優化開發套件。目標設計平臺是賽靈思公司幫助開發人員在FPGA 設計時專注于產品創新與差異化的創新理念。這些面向Virtex-6 和 Spartan-6 系列的開發平臺可大幅縮短實現最佳系統性能所需的時間,同時還確保片上系統 (SoC) 開發階段的低功耗水平。這些最新套件主要針對嵌入式處理、DSP,以及構建要求高速串行連接功能的系統,為設計團隊提供了專門針對設計流程而精
  • 關鍵字: Xilinx  開發套件  Virtex  FPGA   

Altera 推出其面向 Stratix IV FPGA 的最新開發套件

  •   Altera 公司今天宣布推出其面向 Stratix?IV FPGA 的最新開發套件。Stratix IV E FPGA 開發套件具有業界最高密度、最高性能的 FPGA。該套件為用戶提供了全面的設計環境,其中包括迅速開始其高密度原型產品設計所需的硬件和軟件。   Stratix IV E FPGA 開發套件基于高性能、高密度的 Stratix IV EP4SE530 FPGA。該 FPGA 具有 530K 邏輯元件 (LE),比當前市場上同類競爭產品的 FPGA 性能平均高 25%。S
  • 關鍵字: Altera  Stratix  FPGA   

基于ADC和FPGA脈沖信號測量設計

  •  0引言  測頻和測脈寬現在有多種方法。通常基于MCU的信號參數測量,由于其MCU工作頻率很低,所以能夠達到的精度也比較低,而基于AD10200和FPGA的時域測量精度往往可達10 ns,頻率測量精度在100 kHz以內。適應信號
  • 關鍵字: FPGA  ADC  脈沖信號  測量    

基于FPGA的高速數字相關器設計

  •  摘要:在數字通信的數據傳輸過程中,需要保持數據在傳輸過程中的同步,因此要在數據傳輸過程中插入幀同步字進行檢測,從而有效避免發送數據和接收數據在傳輸過程中出現的異步問題。文中提出了一種采用流水線技術、
  • 關鍵字: FPGA  高速數字    

基于802.16d的定時同步算法 改進及FPGA實現

  • 0 引言
    WiMAX ( Wordwide Interoperability for Mi-crowave Access)是代表空中接口滿足IEEE 802.16標準的寬帶無線通信系統。其中IEEE標準在2004年定義了空中接口的物理層(PHY),即802.16d協議。該協議規定數
  • 關鍵字: FPGA  802  16d  定時同步算法    

基于FPGA和DDS的信號源設計

  • 基于FPGA和DDS的信號源設計,1 引言
    直接數字頻率合成DDS(Direct Digital Synthesizer)是基于奈奎斯特抽樣定理理論和現代器件生產技術發展的一種新的頻率合成技術。與第二代基于鎖相環頻率合成技術相比,DDS具有頻率切換時間短、頻率分辨率
  • 關鍵字: 設計  信號源  DDS  FPGA  基于  FPGA,DDS,Verilog HDL  

基于FPGA的磁浮軸承控制系統研究

  • 0 引言
    磁浮軸承(Magnetic Bearing)是以磁性力完全非接觸式支持旋轉體的軸承,其廣義上的定義是可支持直線運動物體的軸承及局部有機械性接觸的軸承。其作用原理是借磁場感應產生的磁浮力來抵抗重力場及轉軸運
  • 關鍵字: 控制系統  研究  軸承  磁浮  FPGA  基于  FPGA  

基于對EPCS在線編程的FPGA可重構方法

  • 0 引言
    可重構體系結構已經成為FPGA系統開發的研究熱點,并已有許多令人矚目的研究成果及產品應用。FPGA可重構的應用為用戶提供了方便的系統升級模式,同時也實現了基于相同硬件系統的不同工作模式功能。在當
  • 關鍵字: EPCS  FPGA  編程  可重構    

采用FPGA實現100G光傳送網

  • 供應商、企業以及服務提供商認為100G系統最終會在市場上得到真正實施。推動其實施的主要力量是用戶持續不斷的寬帶需求。各種標準組織正在制定傳送網和以太網以及光接口100G標準。對于希望在標準發布之前,先期設計
  • 關鍵字: FPGA  100G  光傳送網    

采用業界成本最低、功耗最低的FPGA降低系統總成本

  • 引言在全球競爭和經濟因素環境下,當今高技術產品利潤和銷售在不斷下滑,工程設計團隊在向市場推出低成本產品方面承受了很大的壓力。新產品研發面臨兩種不同的系統挑戰:利用最新的技術和功能開發全新的產品,或者采
  • 關鍵字: FPGA  功耗  系統    

充分發揮FPGA浮點IP內核的優勢

  • 最近出現的 FPGA設計工具和 IP有效減少了計算占用的資源,大大簡化了浮點數據通路的實現。而且,與數字信號處理器不同, FPGA能夠支持浮點和定點混合工作的 DSP數據通路,實現的性能超過了 100 GFLOPS。在所有信
  • 關鍵字: FPGA  浮點  IP內核    
共10172條 548/679 |‹ « 546 547 548 549 550 551 552 553 554 555 » ›|

fpga+mpu+mcu介紹

您好,目前還沒有人創建詞條fpga+mpu+mcu!
歡迎您創建該詞條,闡述對fpga+mpu+mcu的理解,并與今后在此搜索fpga+mpu+mcu的朋友們分享。    創建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473