久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga ip

fpga ip 文章 最新資訊

Chipidea 推出業(yè)界第一個針對便攜式消費(fèi)應(yīng)用的D 類音頻驅(qū)動器 IP

  •   MIPS 科技公司模擬業(yè)務(wù)部 Chipidea 宣布推出業(yè)界第一個D 類音頻驅(qū)動器 IP,它是專門為低至 65nm 工藝節(jié)點(diǎn)制造的系統(tǒng)級芯片(SoC)器件而設(shè)計(jì)的。Chipidea 的模擬/混合信號 D 類音頻驅(qū)動器 IP 可滿足便攜式消費(fèi)音頻設(shè)備市場的爆炸性增長需求,包括 MP3 播放器、集成了音頻功能的智能手機(jī)、手持式 GPS 系統(tǒng),以及那些必備集成音頻功能組合和延長電池壽命要求不斷對 IC 設(shè)計(jì)師和終端產(chǎn)品制造商帶來挑戰(zhàn)的其他領(lǐng)域。   D 類放大器以前主要應(yīng)用于包括電視和固定音頻放大器等大型
  • 關(guān)鍵字: 模擬技術(shù)  電源技術(shù)  MIPS  D類音頻驅(qū)動器  IP  音視頻技術(shù)  

ARM7與FPGA相結(jié)合在工業(yè)控制和故障檢測中的應(yīng)用(圖)

FPGA新手入門

  • FPGA簡介     FPGA是英文Field Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在可編程陣列邏輯PAL(Programmable Array Logic)、門陣列邏輯GAL(Gate Array Logic)、可編程邏輯器件PLD(Programmable Logic Device)等可編程器件的基礎(chǔ)什么是FPGA上進(jìn)一步發(fā)展的產(chǎn)
  • 關(guān)鍵字: FPGA  新手  入門  元器件  其他IC  制程  

基于FPGA的串行Flash擴(kuò)展實(shí)現(xiàn)

  •   1 引言   FPGA憑借其方便靈活、可重復(fù)編程等優(yōu)點(diǎn)而日益被廣泛應(yīng)用;閃速存儲器(Flash Memory)以其集成度高、成本低、使用方便等優(yōu)點(diǎn),在眾多領(lǐng)域中也獲得了廣泛應(yīng)用。在現(xiàn)代數(shù)字電路設(shè)計(jì)中。經(jīng)常需要保存大量數(shù)據(jù),而Flash存儲速度快、體積小、功耗低且價(jià)格低廉,可在線電擦寫,信息在掉電后不會丟失,因此成為設(shè)計(jì)人員的首選。   2 M25P80的介紹   Flash是一種具有電可擦除的可編程ROM,可以分為兩大類:并行Flash和串行Flash。并行Flash存儲量大,速度快;而串行Fl
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  Flash    MCU和嵌入式微處理器  

寬帶化數(shù)據(jù)話音綜合智能業(yè)務(wù)平臺展望

  •   IP-IN是結(jié)合目前通信網(wǎng)絡(luò)發(fā)展、業(yè)務(wù)演進(jìn)的可能性和市場的實(shí)際需求提出的可與IP互通的新一代智能網(wǎng)平臺。 它以整合網(wǎng)絡(luò)資源、開發(fā)具有運(yùn)營價(jià)值的增值業(yè)務(wù)為主要目標(biāo)。IP-IN是一個市場生命力強(qiáng)、現(xiàn)實(shí)、可操作的技術(shù)。我們可利用它不斷地推出新產(chǎn)品、新服務(wù)。由于目前的業(yè)務(wù)集成仍然是生硬的綁定,從技術(shù)體系和運(yùn)維體系看各業(yè)務(wù)還處在分割狀態(tài),使得現(xiàn)有的高品質(zhì)的網(wǎng)絡(luò)無法發(fā)揮其效能。但是在采用了IP-IN技術(shù)以后,我們可通過一條接入線、一個賬單,一次性地為用戶提供高品質(zhì)的多種現(xiàn)有的電信業(yè)務(wù)。   與IP互通的智能網(wǎng)技
  • 關(guān)鍵字: 通訊  無線  網(wǎng)絡(luò)  IP-IN  寬帶  數(shù)據(jù)  無線網(wǎng)絡(luò)  

地面數(shù)字電視符號與載波同步的FPGA實(shí)現(xiàn)

  •   1 引言   中國于2006年8月頒布了數(shù)字電視的地面廣播標(biāo)準(zhǔn)GB20600-2006,成為繼美國ATSC、歐洲D(zhuǎn)VB-T、日本ISDB-T之后又一重要的地面數(shù)字電視廣播的國家標(biāo)準(zhǔn)。GB20600-2006中對中國數(shù)字電視地面?zhèn)鬏?DigitalTerrestrial Television Broadcasting,DTTB)系統(tǒng)傳輸?shù)膸Y(jié)構(gòu)、信道編碼和調(diào)制作了具體的規(guī)定。其中幀結(jié)構(gòu)的基本單元——信號幀采用了循環(huán)擴(kuò)展的時(shí)域幀頭結(jié)構(gòu),即在每3780個符號的幀體前加入一定長度的經(jīng)循環(huán)擴(kuò)展后的偽隨機(jī)序列作
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  數(shù)字電視  FPGA  載波  MCU和嵌入式微處理器  

Xilinx推出針對Intel前端總線(FSB)的FPGA加速解決方案

  •   賽靈思公司宣布開始正式發(fā)放高性能計(jì)算行業(yè)首款針對Intel前端總線(FSB)的FPGA加速解決方案商業(yè)許可。基于高性能65nm Virtex™-5 平臺 FPGA 和Intel® QuickAssist技術(shù),賽靈思公司的加速計(jì)算平臺(Accelerated Computing Platform, ACP)M1許可包支持實(shí)現(xiàn)全速1066MHz FSB性能。ACP M1許可包目前已開始向系統(tǒng)集成商提供,支持他們進(jìn)行解決方案的開發(fā),以提高基于Intel處理器的服務(wù)器平臺的性能,并保證把功
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  賽靈思  FPGA  FSB  

基于FPGA的李沙育圖形在手持式示波表中實(shí)現(xiàn)

  •   1.引言   示波器測量頻率和相位的方法很多, “李沙育圖形法”就是其中用得最多的一種。“李沙育圖形法”又稱波形合成法,就是將被測頻率的信號和頻率已知的標(biāo)準(zhǔn)信號分別加至示波器的Y軸輸入端和x軸輸入端,在示波器顯示屏上將出現(xiàn)一個合成圖形,這個圖形就是李沙育圖形。李沙育圖形隨兩個輸入信號的頻率、相位、幅度不同,所呈現(xiàn)的波形也不同。   早期的模擬示波器顯示李沙育圖形的原理是將電信號轉(zhuǎn)換為光信號,核心部分是陰極射線示波管(CRT)。將輸入信號加到示波管內(nèi)部的偏轉(zhuǎn)系統(tǒng),高速電子經(jīng)聚焦、加速和偏轉(zhuǎn)后,打到熒
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  示波器  MCU和嵌入式微處理器  

WTB網(wǎng)絡(luò)HDLC在FPGA中的實(shí)現(xiàn)

  •   1 引言   TCN(Train Communication Network)總體結(jié)構(gòu)是由WTB(絞線式列車總線)和MVB(多功能車輛總線)組成,符合IEC61375-1標(biāo)準(zhǔn)。本文主要圍繞WTB鏈路控制的幀格式進(jìn)行研究。鑒于IEC61375-1標(biāo)準(zhǔn)中規(guī)定的WTB幀數(shù)據(jù)格式與IS03309中定義的HDLC(High Level Data Link Control)格式一致,基帶Manchester-Biphase-L技術(shù)編解碼器現(xiàn)則圍繞HDLC展開。   隨著深亞微米工藝技術(shù)的發(fā)展,F(xiàn)PGA(Fie
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  TCN  HDLC  FPGA  MCU和嵌入式微處理器  

基于FPGA的可配置通信平臺設(shè)計(jì)

  • 本文設(shè)計(jì)了一種基于FPGA的、通用可配置的通信開發(fā)與測試平臺。針對不同信道編碼和調(diào)制方式的組合,通過采用實(shí)時(shí)軟硬件重構(gòu)技術(shù),該平臺可以在短期內(nèi)完成相應(yīng)通信系統(tǒng)的構(gòu)建、驗(yàn)證和配置。
  • 關(guān)鍵字: FPGA  可配置  通信  平臺設(shè)計(jì)    

異步通信起始位正確檢測的VHDL實(shí)現(xiàn)

  •   摘要: 基于FPGA/CPLD的UART設(shè)計(jì)眾多,本文分析了3倍頻采樣方法存在的不足,同時(shí)分析了16倍頻采樣對起始位檢測的可靠性,并給出相關(guān)的VHDL硬件描述語言程序代碼。   關(guān)健詞: 異步數(shù)據(jù);UART;FPGA/CPLD;VHDL   概述   隨著電子設(shè)計(jì)自動化(EDA)技術(shù)的發(fā)展,可編程邏輯器件FPGA/CPLD已經(jīng)在許多方面得到了廣泛應(yīng)用,而UART(通用異步收發(fā)器) 是在數(shù)字通信和控制系統(tǒng)中廣泛使用的串行數(shù)據(jù)傳輸協(xié)議。因此越來越多用戶根據(jù)自己的需要,以EDA技術(shù)作為開發(fā)手段,用一塊
  • 關(guān)鍵字: 0711_A  雜志_設(shè)計(jì)天地  嵌入式系統(tǒng)  單片機(jī)  異步數(shù)據(jù)  UART  FPGA/CPLD  VHDL  MCU和嵌入式微處理器  

基于FPGA和ARM的圖像采集傳輸系統(tǒng)

  •   引言   圖像處理技術(shù)的快速發(fā)展,使得圖像采集處理系統(tǒng)在提高農(nóng)業(yè)生產(chǎn)自動化程度中的應(yīng)用越來越廣泛。目前的圖像采集系統(tǒng)有的基于CCD攝像機(jī)、圖像采集卡和計(jì)算機(jī),有的基于CCD攝像機(jī)、解碼器、FPGA和DSP,而有的基于CMOS圖像傳感器芯片、FPGA和DSP,它們在實(shí)時(shí)性,靈活性,可維護(hù)性方面各有優(yōu)缺點(diǎn)。而在農(nóng)業(yè)生產(chǎn)中,以基于CCD攝像機(jī)、圖像采集卡和計(jì)算機(jī)的系統(tǒng)居多。本文結(jié)合實(shí)際系統(tǒng)中的前端圖像處理和圖像數(shù)據(jù)傳輸需要.充分利用ARM的靈活性和FPGA的并行性特點(diǎn),設(shè)計(jì)了一種基于ARM+FPGA的圖像
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  圖像處理  CCD  FPGA  MCU和嵌入式微處理器  

基于FPGA的高速FIR數(shù)字濾波器的設(shè)計(jì)

  •   1 引 言   目前FIR濾波器的實(shí)現(xiàn)方法主要有3種:利用單片通用數(shù)字濾波器集成電路、DSP器件和可編程邏輯器件實(shí)現(xiàn)。單片通用數(shù)字濾波器使用方便,但由于字長和階數(shù)的規(guī)格較少,不能完全滿足實(shí)際需要。使用DSP器件實(shí)現(xiàn)雖然簡單,但由于程序順序執(zhí)行,執(zhí)行速度必然不快。   FPGA有著規(guī)整的內(nèi)部邏輯陣列和豐富的連線資源,特別適合于數(shù)字信號處理任務(wù),相對于串行運(yùn)算為主導(dǎo)的通用DSP芯片來說,其并行性和可擴(kuò)展性更好。但長期以來,F(xiàn)PGA一直被用于系統(tǒng)邏輯或時(shí)序控制上,很少有信號處理方面的應(yīng)用,其原因主要是因
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FIR  濾波器  FPGA  MCU和嵌入式微處理器  

LabVIEW、多核技術(shù)及FPGA技術(shù)如何改變儀器技術(shù)及自動測試

  •   問題:在最近這幾年里,儀器技術(shù)和自動化測試領(lǐng)域發(fā)生了什么樣的變化?   Starkloff回答:我們現(xiàn)在正將處于軟件定義的世界里。我們每天使用的設(shè)備如智能手機(jī),機(jī)頂盒,甚至汽車,這些都是建立在嵌入式軟件系統(tǒng)發(fā)展的基礎(chǔ)之上。對于測試工程師們來說,在開發(fā)時(shí)間和預(yù)算減少的情況下對這些復(fù)雜的設(shè)備進(jìn)行測試給他們帶來了挑戰(zhàn)。現(xiàn)在,測試管理人員和工程師們利用模塊化儀器,軟件定義體系來應(yīng)對這些挑戰(zhàn)和趨勢。   用戶定義儀器或測試系統(tǒng)的概念已經(jīng)不新了。實(shí)際上,用戶定義儀器已經(jīng)以虛擬儀器的形式存在了20多年的時(shí)間。推
  • 關(guān)鍵字: 測試  測量  LabVIEW  FPGA  自動測試  

采用FPGA的低功耗系統(tǒng)設(shè)計(jì)

  •   結(jié)合采用低功耗元件和低功耗設(shè)計(jì)技術(shù)在目前比以往任何時(shí)候都更有價(jià)值。隨著元件集成更多功能,并越來越小型化,對低功耗的要求持續(xù)增長。當(dāng)把可編程邏輯器件用于低功耗應(yīng)用時(shí),限制設(shè)計(jì)的低功耗非常重要。本文將討論減小動態(tài)和靜態(tài)功耗的各種方法,并且給出一些例子說明如何使功耗最小化。   功耗的三個主要來源是啟動、待機(jī)和動態(tài)功耗。器件上電時(shí)產(chǎn)生的相關(guān)電流即是啟動電流;待機(jī)功耗又稱作靜態(tài)功耗,是電源開啟但I(xiàn)/O上沒有開關(guān)活動時(shí)器件的功耗;動態(tài)功耗是指器件正常工作時(shí)的功耗。   啟動電流因器件而異。例如,基于SRAM
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  低功耗  I/O  
共7213條 446/481 |‹ « 444 445 446 447 448 449 450 451 452 453 » ›|

fpga ip介紹

您好,目前還沒有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473