久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga

fpga 文章 最新資訊

新興的可編程自動控制器PAC特征與應用

  • 前言當今,在設計與建立控制系統時,工程師們總是希望能使用比較少的設備來實現更多的功能。尤...
  • 關鍵字: PAC  FPGA  PLC  工業  

基于FPGA的K9F4G08 Flash控制器設計

  • 摘要:設計了一種能使FPGA的主狀態機直接管理Flash的控制器,該控制器具有自己的指令集和中斷管理方式。...
  • 關鍵字: FPGA  Flash  K9F4G08  

基于FPGA實現的高速串行交換模塊實現方法研究

  • 采用Xilinx公司的Virtex-5系列FPGA設計了一個用于多種高速串行協議的數據交換模塊,并解決了該模塊實現中的關鍵問題。該交換模塊實現4X模式RapidIO協議與4X模式PCI Express協議之間的數據交換,以及自定義光纖協議與4X模式PCI Express協議之間的數據交換,實現了單字讀寫以及DMA操作,并提供高速穩定的傳輸帶寬。
  • 關鍵字: FPGA  高速串行  模塊  實現方法    

ModelSim+Synplify+Quartus的Altera FPGA的仿真實現

  • ModelSim+Synplify+Quartus的Altera FPGA的仿真實現,工作內容:
    1、設計一個多路選擇器,利用ModelSimSE做功能仿真;
    2、利用Synplify Pro進行綜合,生成xxx.vqm文件;
    3、利用Quartus II導入xxx.vqm進行自動布局布線,并生成xxx.vo(Verilog
    4、利用ModelSimSE做
  • 關鍵字: 仿真  實現  FPGA  Altera  Synplify  Quartus  ModelSim  

搭建Xilinx FPGA開發環境的方法

  • 搭建Xilinx FPGA開發環境的方法,一、計算機硬件環境要求:
    1、操作系統:
    Microsoft Windows XP Home Edition SP2
    2、基本配置:
    A、處理器:Intel CPU T2050 1.6GHz
    B、內存:512MB
    C、硬盤:60GB(其中軟件安裝的空問需要3GB)補充
  • 關鍵字: 環境  方法  開發  FPGA  Xilinx  搭建  

對FPGA進行系統設計的Xilinx軟件使用方法

  • 對FPGA進行系統設計的Xilinx軟件使用方法,Solution:在對FPGA設計進行最初步的系統規劃的時候,需要進行模塊劃分,模塊接口定義等工作。通常,我們只能在紙上進行設計。雖然在紙上我們可以很隨意地書寫,而用紙畫的不方便就在于,如果對某一個模塊進行較大改動
  • 關鍵字: 軟件  使用方法  Xilinx  設計  進行  系統  FPGA  

基于FPGA過采樣技術及實現

  • 過采樣技術應用于通用模塊時,低通濾波器的參數隨著下抽取率不同而發生改變。本文設計了適合通用模塊應用的可變參數低通濾波器,并利用FPGA進行實現。模塊測試結果表明:可變參數濾波器設計合理,基于FPGA的過采樣模塊最高分辨率可達25bit/s。
  • 關鍵字: 可變參數濾波器  FPGA  過采樣  插值濾波器  201006  

基于FPGA的高速串行交換模塊實現方法研究

  • 摘要:采用Xilinx公司的Virtex-5系列FPGA設計了一個用于多種高速串行協議的數據交換模塊,并解決了該模...
  • 關鍵字: FPGA  RapidIO  PCIe  高速串行交換  

基于CPCI體系的高性能監測測向處理平臺研究

  • 摘要:提出一種新的高速并行采樣技術架構以及基于可編程芯片技術和支持靈活配置的并行處理嵌入式硬件...
  • 關鍵字: CPCI  DSP  FPGA  Cyclone  

基于FPGA的電網實時數據采集與控制

  • 為了消除FFT頻譜泄漏和柵欄效應,提高諧波分析精度,文中給出了用高速A/D采集IPcore來實現電網數據實時采集的設計方法,同時采用數字鎖相倍頻同步方法進行了誤差修正。其中全數字鎖相倍頻電路和A/D采集控制電路均采用VHDL語言和可編程邏輯器件設計實現,并用quartusII軟件進行了仿真。
  • 關鍵字: FPGA  電網實時  數據采集    

FPGA DCM時鐘管理單元簡介及原理

  • FPGA DCM時鐘管理單元簡介及原理,DCM概述
    DCM內部是DLL(Delay Lock Loop(?)結構,對時鐘偏移量的調節是通過長的延時線形成的。DCM的參數里有一個PHASESHIFT(相移),可以從0變到255。所以我們可以假設內部結構里從clkin到clk_1x之間應該有256根延
  • 關鍵字: 簡介  原理  單元  管理  DCM  時鐘  FPGA  

FPGA和單片機的串行通信接口設計

  • FPGA和單片機的串行通信接口設計,摘要:本文針對由FPGA構成的高速數據采集系統數據處理能力弱的問題,提出FPGA與單片機實現數據串行通信的解決方案。在通信過程中完全遵守RS232協議,具有較強的通用性和推廣價值。1 前言
    現場可編程邏輯器件(F
  • 關鍵字: 接口  設計  通信  串行  單片機  FPGA  

FPGA設計的SPI自動發送模塊技術

  • FPGA設計的SPI自動發送模塊技術,一、摘要:
    SPI 接口應用十分廣泛,在很多情況下,人們會用軟件模擬的方法來產生SPI 時序或是采用帶SPI 功能模塊的MCU。但隨著可編程邏輯技術的發展,人們往往需要自己設計簡單的SPI 發送模塊。本文介紹一種基于
  • 關鍵字: 模塊  技術  發送  自動  設計  SPI  FPGA  

一種基于FPGA的數字復接系統的設計與實現

  • 引言數字通信網中,為擴大傳輸容量和提高傳輸效率,常運用數字復接技術,將若干低速碼流合并成高速碼流,...
  • 關鍵字: FPGA  數字復用系統  數字通信  

基于FPGA及模擬電路的模擬信號波形的實現

  • 1引言波形發生器已經廣泛的應用在通信、控制、測量等各個領域,如鋸齒波、正弦波、方波等波形常用...
  • 關鍵字: FPGA  模擬電路  模擬波形  示波器  FLEX10  
共6463條 321/431 |‹ « 319 320 321 322 323 324 325 326 327 328 » ›|
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473