首頁(yè) > 新聞中心 > EDA/PCB > EDA設(shè)計(jì)
1.組合邏輯電路的特點(diǎn) 若在一個(gè)數(shù)字電路中,電路的任一時(shí)刻的輸出,僅僅決定于該時(shí)刻電路的輸入,而與電路原來(lái)的狀態(tài)無(wú)關(guān),則次電路就稱為組合邏輯電路,簡(jiǎn)稱組合電路。若組合邏輯電路只有一個(gè)輸出量,稱為單輸出組合邏輯電路;......
若只用“與非”門實(shí)現(xiàn)函數(shù),則需要圖1(a)所示的邏輯圖。該方法所用門的個(gè)數(shù)較多,級(jí)數(shù)也多。故可用增加“或”擴(kuò)展器的方法來(lái)實(shí)現(xiàn)。“或”擴(kuò)展器的具體電路如圖1(b)所示。 圖1 邏輯圖及“......
二進(jìn)制數(shù)、八進(jìn)制數(shù)、十六進(jìn)制數(shù)及十進(jìn)制數(shù)是現(xiàn)代數(shù)字系統(tǒng)中常用的四種數(shù)制,這幾種進(jìn)位制計(jì)數(shù)制之間的對(duì)應(yīng)關(guān)系如表1所列。 表1 常用計(jì)數(shù)制數(shù)的表示方法 十進(jìn)制數(shù) 二進(jìn)制數(shù) 八進(jìn)制數(shù) ......
在實(shí)際使用中,有時(shí)會(huì)遇到“與非”門的輸入端個(gè)數(shù)少于輸入變量個(gè)數(shù)的情況。此時(shí)可找多輸入端的“與非門”來(lái)實(shí)現(xiàn)。如沒(méi)有,則可通過(guò)在“與非”門上加“與”擴(kuò)展器的方法來(lái)解決,“與”擴(kuò)展器的電路很簡(jiǎn)單,是一只多發(fā)射極的三極管,如......
......
CMOS問(wèn)世比TTL較晚,但發(fā)展較快,大有后來(lái)者居上、趕超并取代之勢(shì)。 1.組成結(jié)構(gòu) CMOS電路是互補(bǔ)型金屬氧化物半導(dǎo)體電路的英文字頭縮寫(xiě)。它由絕緣場(chǎng)效應(yīng)晶體管組成。由于只有一種載流子,因而是一種單極型晶體......
1.組成結(jié)構(gòu) TTL電路是晶體管-晶體管邏輯電路的英文字頭縮寫(xiě)。它由NPN或PNP型晶體管組成,圖1是典型的TTL中速與非門電路。由于電路中載流子有電子和空穴兩種極性,因而是一種雙極型晶體管集成電路。 圖1 ......
在數(shù)字電路中,用來(lái)實(shí)現(xiàn)各種邏輯運(yùn)算的電子電路,稱為邏輯門電路,簡(jiǎn)稱門電路。 按照電路的不同結(jié)構(gòu),門電路可以分為分立元件門電路和集成門電路。表1列出了分立元件組成的三種常見(jiàn)門電路的電路形式和相關(guān)元件的工作情況。 ......
1.電源極性 電源極性不得接反,否則將損壞集成塊。使用IC插座時(shí),管腳順序不允許插反。 2.焊接 焊接時(shí),應(yīng)采用20W內(nèi)熱式電烙鐵,烙鐵外殼需接地線,防止因漏電而損壞集成電路。每次焊接時(shí)間應(yīng)控制在3~5s內(nèi)......
數(shù)字電路是處理數(shù)字信號(hào)并能完成數(shù)字運(yùn)算的電路。在電子計(jì)算機(jī)、電機(jī)、通信設(shè)備、自動(dòng)控制、雷達(dá)、家用電器、日常電子小產(chǎn)品、汽車電子等許多領(lǐng)域得到了廣泛的應(yīng)用。 1.什么是數(shù)字信號(hào) 電信號(hào)通常分為模擬和數(shù)字信號(hào)兩類......
43.2%在閱讀
23.2%在互動(dòng)