久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > MAX1032結合CPLD的應用

MAX1032結合CPLD的應用

作者: 時間:2010-11-11 來源:網絡 收藏



圖6所示是Modelsim的仿真波形。SCLK上跳沿DIN_out的數據被讀取。

本文引用地址:http://www.cqxgywz.com/article/191480.htm


程序的第二部分的作用是將輸出的串行采樣結果存入內部的一個14位寄存器。采樣結果DOUT_in_S是14位的串行序列。在SCLK的上跳沿讀取數據后,可將其存到一個內部寄存器,再由DOUT選擇輸出寄存器的高或低八位數據讀出。最后的采樣結果是并行輸出的。總共2個字節,末兩位數據無效。對于外部時鐘模式,可從加載轉換啟動字開始計算,在第16個SCLK下跳沿,芯片將輸入采樣結果。得到結果即可按照公式(采樣電壓=12x(轉換成十進制的輸出結果)/16384)進行計算。以下是這部分功能的可綜合代碼:



關鍵詞: 1032 CPLD MAX

評論


相關推薦

技術專區

關閉