久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于IP核的FIR低通濾波器的設計與實現

基于IP核的FIR低通濾波器的設計與實現

作者: 時間:2012-11-08 來源:網絡 收藏
2.建模與仿真

本文引用地址:http://www.cqxgywz.com/article/189776.htm

在DSP Builder 中調用 數字濾波器IP 核,設置參數:濾波器類型:;截止頻率:5E2Hz,采樣頻率:1E4Hz;濾波器階數:16;窗函數類型:漢寧窗。濾波器系數如表1 所示:

表1 濾波器系數

調用 濾波器IP 核以及DSP Builder 中的相關元件,構建了的仿真模型,如圖2 所示。如圖2 所示,輸入信號頻率為200Hz、1000Hz、2000Hz 正弦波和寬帶白噪聲疊加而成的信號。

圖2 FIR濾波器仿真模型

圖3 Simulink 仿真波形圖



關鍵詞: FIR IP核 低通濾波器

評論


相關推薦

技術專區

關閉