久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 電源與新能源 > 設計應用 > 基于絕熱邏輯的低功耗乘法器電路設計

基于絕熱邏輯的低功耗乘法器電路設計

作者: 時間:2010-08-12 來源:網絡 收藏
實現電路時,將靜態CMOS電路(見圖3)構成的與非門、或非門和異或門的電源用圖4所示的電源時鐘電路代替即可。其中Clk+,Clk-分別接CMOS電路中PMOS和NMOS管的D極和S極。

本文引用地址:http://www.cqxgywz.com/article/180617.htm


2.2 仿真結果
在PSpice環境下,分別仿真了用靜態CMOS電路和單相能量回收電路構成的兩位乘電路(見圖5和圖6),圖中只顯示了輸出4位積的低2位P1P0,其中輸入信號A1A0,B1B0波形見圖6。其他參數如下:采用CMOS 1.2μm技術,正弦波峰峰值為2.5 V,直流電壓VDD為2.5 V,并假設乘的輸出端接負載電容為O.1 fF。


從圖中可見,用靜態CMOS電路構成的乘輸出比較穩定,輸出等于0或VDD,功率消耗為1.51×10-7W。而用單相能量回收電路構成的二位乘法器的輸出不夠穩定,對噪聲信號較為敏感,但是并不影響輸出,功率消耗減小為1.17×10-7W。從節能的角度來看,單相能量回收電路性能更好。

3 結語
本文首先介紹了單相能量回收反相器電路,詳細討論電路的工作原理,同時用PSpice工具仿真了靜態CMOS電路和單相能量回收電路構成的兩位乘法器電路。仿真結果表明本文介紹的單相能量回收電路能夠極大地降低電路。今后的工作還應繼續優化電路結構,穩定電路的輸出狀態,增強電路的抗干擾能力。

p2p機相關文章:p2p原理



上一頁 1 2 下一頁

評論


相關推薦

技術專區

關閉