久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > CDMA 2000系統中前向鏈路卷積編碼器的FPGA實現

CDMA 2000系統中前向鏈路卷積編碼器的FPGA實現

作者: 時間:2011-08-04 來源:網絡 收藏

在卷積碼的編碼過程中,從全零狀態出發,最后必須回到全零狀態,故當送完信息后,還要向再送入K-1段全零信息,以迫使回到全零狀態。設此編碼器的起始狀態為零,即b1b2b3為000。當輸入的信息位為11010時,為保證輸入的全部信息位都能通過移位寄存器,并對移位寄存器進行復位,必須在信息位后加約束長度減一個零,即兩個零;此時對應的輸出碼元序列為:10111001011100,丟棄后四位可得編碼器的輸出信息:1011100101。整個工作過程中編碼器的狀態如表1所示。

本文引用地址:http://www.cqxgywz.com/article/172582.htm

c.jpg


1.2 2000中的前向卷積編碼器
2000中,前向使用編碼率為1/2,約束長度為9的卷積編碼器。前向卷積碼的生成多項式矩陣為:
d.jpg
由此生成多項式矩陣可得前向編碼器的結構圖,如圖2所示。圖中s1~s8為移位寄存器;m1,m2為模2和加法器;其中b1代表當前輸入的信息位;移位寄存器狀態b2~b9存儲以前的信息位;c代表編碼后的輸出碼元。

e.jpg



評論


相關推薦

技術專區

關閉